
Appendix F
DL205 Memory Map
Host Master
Example
F–5
DL205 Data Types and Memory Map
V-Memory Address Memory Type Range DirectNET
Reference Address
V40500 LSB
V40500 MSB
V40501 LSB
— — —
V40523 LSB
V40523 MSB
Y
Y
Y
— — —
Y
Y
0007 – 0000
0017 – 0010
0027 – 0020
— — —
0467 – 0460
0477 – 0470
0101
0102
0103
— — —
0127
0128
V40600 LSB
V40600 MSB
V40601 LSB
— — —
V40617 LSB
V40617 MSB
C
C
C
— — —
C
C
0007 – 0000
0017 – 0010
0027 – 0020
— — —
0367 – 0360
0377 – 0370
0181
0182
0183
— — —
019F
01A0
V41000 LSB
V41000 MSB
V41001 LSB
— — —
V41037 LSB
V41037 MSB
Stage Bits
Stage Bits
Stage Bits
— — —
Stage Bits
Stage Bits
0007 – 0000
0017 – 0010
0027 – 0020
— — —
0767 – 0760
0777– 0770
0281
0282
0283
— — —
02BF
02C0
V41100 LSB
V41100 MSB
V41101 LSB
— — —
V41107 LSB
V41107 MSB
Timer Status Bits
Timer Status Bits
Timer Status Bits
— — —
Timer Status Bits
Timer Status Bits
0007 – 0000
0017 – 0010
0027 – 0020
— — —
0167 – 0160
0177 – 0170
0301
0302
0303
— — —
030F
0310
V41140 LSB
V41140 MSB
V41141 LSB
— — —
V41147 LSB
V41147 MSB
Counter Status Bits
Counter Status Bits
Counter Status Bits
— — —
Counter Status Bits
Counter Status Bits
0007 – 0000
0017 – 0010
0027 – 0020
— — —
0167 – 0160
0177 – 0170
0321
0322
0323
— — —
032F
0330
Data Type 33
Outputs
Comentarios a estos manuales